ä¿ëÁ¤º¸ °Ë»ö

ASIC Front-end, Back-end ¼³°è °æ·ÂÀÚ Ã¤¿ë

µî·ÏÀÏ 2014-11-17 ¸¶°¨
¡¤ Æ÷Áö¼Ç
ȸ»ç¼Ò°³  ±¹³» Chip ¼³°è ¾÷ü(ÄÚ½º´Ú»óÀå)
Á÷±Þ/Á÷Ã¥  ¼±ÀÓ(4³â ÀÌ»ó), Ã¥ÀÓ(10³â ÀÌ»ó)
´ã´ç¾÷¹«  ASIC Front-end, Back-end ¼³°è
±Ù¹«Áö  ÆDZ³
ó¿ìÁ¶°Ç  ÃÖÁ¾¿¬ºÀÀ» ±âÁØÀ¸·Î ÃßÈÄ ÇùÀÇ
¡¤ ÀÚ°Ý¿ä°Ç
Çз  ´ëÁ¹ÀÌ»ó.
°æ·Â


***  Front End Á÷¹« SPEC. ***

1. Ã¥ÀÓ¿¬±¸¿ø±Þ (PL : Project Leader °æÇè À¯)
   - ÇÕ¼º : HPDF, Critical Path Optimize ºÐ¼® ±â¼ú, Rule Violation ºÐ¼® ±â¼ú
   - DFT : OCCT °æÇè, Shared_IO, °³º° Scan Block Insertion ±â¼ú, Coverage Áõ°¡ ±â¼ú, Test Pattern °¨¼Ò ±â¼ú,   
           HPDF Scan Insertion
   - STA : Multi Corner, Multi Mode Timing Close ±â¼ú, Top & Block Timing Close ±â¼ú,
           ±âŸ Timing Violation Fix (MTTV, NOISE, DELTA, MAX_CAP µî) ±â¼ú, Clockº° Path Group ÁöÁ¤ ¹× SDC Clean ±â¼ú,
   - Dynamic Simulation : DDR2/3, ARM(Cortex* °è¿­) Simulation ±â¼ú
   - Test Vector Generation & Debugging ±â¼ú

2. ¼±ÀÓ¿¬±¸¿ø±Þ
   - ÇÕ¼º : Block 1 ~ 3°³ ´ã´ç ´É·Â
   - DFT : Block Level Scan Insertion ±â¼ú, DRC Fix ±â¼ú
   - STA : Block 1 ~ 3°³ Multi Corner, Multi Mode Timing Close ±â¼ú, ±âŸ Violation  Fix (MTTV, NOISE, DELTA, 
           MAX_CAP µî) ±â¼ú
   - Dynamic Simulation : DDR2/3, ARM(Cortex* °è¿­) Simulation ±â¼ú


 
*** Back End Á÷¹« SPEC. ***

1. Ã¥ÀÓ¿¬±¸¿ø±Þ (PL : Project Leader °æÇè À¯)
   - »ï¼º °øÁ¤ 28nm ÀÌ»ó À¯°æÇèÀÚ
   - ASIC °æÇè 10³âÀÌ»ó
   - Auto PnR, HDPF Top ±â¼ú, Verify ±â¼ú, STA °¡´ÉÀÚ ¿ì´ë
   - EDA : ICC, Hercules, Calibre, Opus/Laker, Redhawk, PT, Star-rcxt À¯°æÇèÀÚ

2. ¼±ÀÓ¿¬±¸¿ø±Þ
   - ASIC °æÇè 4³âÀÌ»ó
   - Auto PnR, HDPF ±â¼ú
   - EDA : ICC, Hercules, Calibre, Opus/Laker, Redhawk, Star-rcxt À¯°æÇèÀÚ

¿¬·É  
Ư±â»çÇ×  

¡¤ Á¢¼ö¹æ¹ý
¸¶°¨ÀÏ ¸¶°¨
ÀüÇüÀýÂ÷ ¼­·ùÀüÇü/¸éÁ¢
Á¦Ãâ¼­·ù ±¹¹®À̷¼­(±¸Ã¼ÀûÀÎ °æ·Â±â¼ú Æ÷ÇÔ)
¸ñ·Ïº¸±â